留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

神经网络并行MIMD处理器的研究及实现

钱艺 王沁 吴巍 刘金龙

钱艺, 王沁, 吴巍, 刘金龙. 神经网络并行MIMD处理器的研究及实现[J]. 电子科技大学学报, 2008, 37(6): 904-907.
引用本文: 钱艺, 王沁, 吴巍, 刘金龙. 神经网络并行MIMD处理器的研究及实现[J]. 电子科技大学学报, 2008, 37(6): 904-907.
QIAN Yi, WANG Qin, WU Wei, LIU Jin-long. Realization of a Neural Network Parallel MIMD Processor[J]. Journal of University of Electronic Science and Technology of China, 2008, 37(6): 904-907.
Citation: QIAN Yi, WANG Qin, WU Wei, LIU Jin-long. Realization of a Neural Network Parallel MIMD Processor[J]. Journal of University of Electronic Science and Technology of China, 2008, 37(6): 904-907.

神经网络并行MIMD处理器的研究及实现

详细信息
    作者简介:

    钱艺(1975-),女,博士,主要从事人工智能、计算机体系结构方面的研究.

  • 中图分类号: TP183

Realization of a Neural Network Parallel MIMD Processor

计量
  • 文章访问数:  3532
  • HTML全文浏览量:  140
  • PDF下载量:  68
  • 被引次数: 0
出版历程
  • 收稿日期:  2007-07-16
  • 修回日期:  2007-12-05
  • 刊出日期:  2008-12-15

神经网络并行MIMD处理器的研究及实现

    作者简介:

    钱艺(1975-),女,博士,主要从事人工智能、计算机体系结构方面的研究.

  • 中图分类号: TP183

摘要: 为了能高速地实现多种神经网络,拓展神经网络在工业控制中的实时性、嵌入式应用,设计了一种多指令多数据流(MIMD)的通用型神经网络处理器(APP)。处理器的处理单元组之间、处理单元组与乘累加协处理器之间均可以并行执行任务、处理单元组与其他存储器之间可以并行通信。在FPGA上仿真验证了处理器的功能,并实现了用于轧辊偏心在线控制的BP网络和用于字符识别的Hopfield网络等两种不同的拓扑结构。实验数据表明,该体系结构具有较高的并行性,其性能优于其他常见的通用型实现手段。

English Abstract

钱艺, 王沁, 吴巍, 刘金龙. 神经网络并行MIMD处理器的研究及实现[J]. 电子科技大学学报, 2008, 37(6): 904-907.
引用本文: 钱艺, 王沁, 吴巍, 刘金龙. 神经网络并行MIMD处理器的研究及实现[J]. 电子科技大学学报, 2008, 37(6): 904-907.
QIAN Yi, WANG Qin, WU Wei, LIU Jin-long. Realization of a Neural Network Parallel MIMD Processor[J]. Journal of University of Electronic Science and Technology of China, 2008, 37(6): 904-907.
Citation: QIAN Yi, WANG Qin, WU Wei, LIU Jin-long. Realization of a Neural Network Parallel MIMD Processor[J]. Journal of University of Electronic Science and Technology of China, 2008, 37(6): 904-907.

目录

    /

    返回文章
    返回