留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

一种容错实时计算机体系结构的研究与实现

陈筠 桑楠 熊光泽

陈筠, 桑楠, 熊光泽. 一种容错实时计算机体系结构的研究与实现[J]. 电子科技大学学报, 2007, 36(5): 846-849.
引用本文: 陈筠, 桑楠, 熊光泽. 一种容错实时计算机体系结构的研究与实现[J]. 电子科技大学学报, 2007, 36(5): 846-849.
CHEN Jun, SANG Nan, XIONG Guang-ze. Design and Implementation of a Fault-Tolerance Real-Time Computer Architecture[J]. Journal of University of Electronic Science and Technology of China, 2007, 36(5): 846-849.
Citation: CHEN Jun, SANG Nan, XIONG Guang-ze. Design and Implementation of a Fault-Tolerance Real-Time Computer Architecture[J]. Journal of University of Electronic Science and Technology of China, 2007, 36(5): 846-849.

一种容错实时计算机体系结构的研究与实现

基金项目: 

信息产业部十五预研基金资助项目(41315040106)

详细信息
    作者简介:

    陈筠(1980-),女,硕士,主要从事嵌入式容错系统方面的研究.

  • 中图分类号: TP302.8

Design and Implementation of a Fault-Tolerance Real-Time Computer Architecture

计量
  • 文章访问数:  3325
  • HTML全文浏览量:  100
  • PDF下载量:  71
  • 被引次数: 0
出版历程
  • 收稿日期:  2005-09-21
  • 刊出日期:  2007-10-15

一种容错实时计算机体系结构的研究与实现

    基金项目:

    信息产业部十五预研基金资助项目(41315040106)

    作者简介:

    陈筠(1980-),女,硕士,主要从事嵌入式容错系统方面的研究.

  • 中图分类号: TP302.8

摘要: 为满足对安全关键领域日益增长的可靠性需求,通过对容错关键技术和多处理器系统的深入研究,提出了一种基于松耦合多处理器体系结构的双机容错实时嵌入式系统设计方案。该方案无缝整合了计算机硬件级、操作系统级、应用级的容错技术,以达到从整体上提高系统可靠性的目的。然后,利用马尔科夫状态图法对该系统进行了可靠性分析和数值模拟,结果表明该设计方案能显著地从整体上提高系统的可靠性水平。

English Abstract

陈筠, 桑楠, 熊光泽. 一种容错实时计算机体系结构的研究与实现[J]. 电子科技大学学报, 2007, 36(5): 846-849.
引用本文: 陈筠, 桑楠, 熊光泽. 一种容错实时计算机体系结构的研究与实现[J]. 电子科技大学学报, 2007, 36(5): 846-849.
CHEN Jun, SANG Nan, XIONG Guang-ze. Design and Implementation of a Fault-Tolerance Real-Time Computer Architecture[J]. Journal of University of Electronic Science and Technology of China, 2007, 36(5): 846-849.
Citation: CHEN Jun, SANG Nan, XIONG Guang-ze. Design and Implementation of a Fault-Tolerance Real-Time Computer Architecture[J]. Journal of University of Electronic Science and Technology of China, 2007, 36(5): 846-849.

目录

    /

    返回文章
    返回