留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

SoC软硬件协同技术的FPGA芯片测试新方法

李平 廖永波 阮爱武 李威 李文昌

李平, 廖永波, 阮爱武, 李威, 李文昌. SoC软硬件协同技术的FPGA芯片测试新方法[J]. 电子科技大学学报, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
引用本文: 李平, 廖永波, 阮爱武, 李威, 李文昌. SoC软硬件协同技术的FPGA芯片测试新方法[J]. 电子科技大学学报, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
LI Ping, LIAO Yong-bo, RUAN Ai-wu, LI Wei, LI Wen-chang. Novel Approach to Test Field Programmable Gate Array Based on SoC HW/SW Co-Verification Technology[J]. Journal of University of Electronic Science and Technology of China, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
Citation: LI Ping, LIAO Yong-bo, RUAN Ai-wu, LI Wei, LI Wen-chang. Novel Approach to Test Field Programmable Gate Array Based on SoC HW/SW Co-Verification Technology[J]. Journal of University of Electronic Science and Technology of China, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034

SoC软硬件协同技术的FPGA芯片测试新方法

doi: 10.3969/j.issn.1001-0548.2009.05.034
基金项目: 

部级预研基金

详细信息
    作者简介:

    李平(1957-),男,教授,博士生导师,主要从事FDGA芯片设计、红外读出电路芯片设计等方面的研究

  • 中图分类号: TP206+.1

Novel Approach to Test Field Programmable Gate Array Based on SoC HW/SW Co-Verification Technology

计量
  • 文章访问数:  3521
  • HTML全文浏览量:  120
  • PDF下载量:  150
  • 被引次数: 0
出版历程
  • 收稿日期:  2009-05-26
  • 刊出日期:  2009-10-15

SoC软硬件协同技术的FPGA芯片测试新方法

doi: 10.3969/j.issn.1001-0548.2009.05.034
    基金项目:

    部级预研基金

    作者简介:

    李平(1957-),男,教授,博士生导师,主要从事FDGA芯片设计、红外读出电路芯片设计等方面的研究

  • 中图分类号: TP206+.1

摘要: 针对传统的基于纯硬件平台的FPGA芯片测试方法所存在的种种问题,提出并验证了一种基于软硬件协同技术的FPGA芯片测试方法。该方法引入了软件的灵活性与可观测性等软件技术优势,具有存储深度大、可测I/O管脚数目多、自动完成配置下载(不需人工干预)和自动定位FPGA中的错误等优点,提高了FPGA的测试速度和可靠性,并降低了测试成本,与传统的自动测试仪(ATE)相比有较高的性价比。采用软硬件协同方式针对Xilinx 4010的I/O单元进行了测试,实现了对FPGA芯片的自动反复配置、测试和错误定位。

English Abstract

李平, 廖永波, 阮爱武, 李威, 李文昌. SoC软硬件协同技术的FPGA芯片测试新方法[J]. 电子科技大学学报, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
引用本文: 李平, 廖永波, 阮爱武, 李威, 李文昌. SoC软硬件协同技术的FPGA芯片测试新方法[J]. 电子科技大学学报, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
LI Ping, LIAO Yong-bo, RUAN Ai-wu, LI Wei, LI Wen-chang. Novel Approach to Test Field Programmable Gate Array Based on SoC HW/SW Co-Verification Technology[J]. Journal of University of Electronic Science and Technology of China, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034
Citation: LI Ping, LIAO Yong-bo, RUAN Ai-wu, LI Wei, LI Wen-chang. Novel Approach to Test Field Programmable Gate Array Based on SoC HW/SW Co-Verification Technology[J]. Journal of University of Electronic Science and Technology of China, 2009, 38(5): 716-720. doi: 10.3969/j.issn.1001-0548.2009.05.034

目录

    /

    返回文章
    返回