-
1971年,文献[1]根据电路变量的完备性理论,提出了忆阻器的概念。2008年5月,HP实验室宣布制造了第一个物理实现的忆阻器[2],同年11月,在伯克利大学举行的忆阻器和忆阻系统国际研讨会上,定义了忆容器和忆感器两种记忆器件,这两种新的电路器件是在忆阻器基础上的推广,它们与忆阻器的相同之处是都具有记忆能力,不同之处在于这两种器件能存储能量。这些新的记忆器件在电子学领域出现,展示了一个新的未知的领域,将有可能导致一系列的变革,同时也提供了一个新的工具,可以从一个新的角度来观察旧的科学问题[3]。
由于目前记忆器件的物理实现仍然停留在实验室阶段,尚未进入商业化生产阶段,所以还无法从市场直接购得实际的记忆器件,因此研究人员通常通过搭建记忆器件的电路模拟器(即二端口等效电路)对其进行研究。相对于忆阻器,忆容器和忆感器的电路模拟器研究较少,而且大部分忆容器和忆感器的模拟器都是基于忆阻器实现的[4-10]。文献[4]首先提出了通过二端口电量关系的线性变换将忆阻器转化为忆容器和忆感器的思想。文献[5]最早采用现有的通用电路元器件,实现了忆阻器到忆容器和忆感器的转换,但他们所实现的忆容器和忆感器中包含了一个串联的寄生电阻,且提出的模拟器只能实现“接地”方式,不能任意接入电路使用。文献[6]采用通用模拟电子元器件建立了一种磁通控制型忆阻器的等效电路模型,进而设计了一种磁通控制型忆感器的等效电路并研究了其韦-安(即磁通-电流)关系的非线性,所实现的忆阻器及忆感器也只能实现“接地”方式。文献[7]采用文献[8]中的忆阻模拟器,并根据文献[5]的方法建立了一种忆感器的电路模拟器,并通过Matlab仿真分析和硬件电路测试研究了忆感器的韦-安关系,设计的忆感器模拟器同样受制于“接地”限制。为了使所设计的电路模拟器可以任意接入电路使用,文献[9]阐述了采用第二代电流传输器将“浮地”忆阻器转换为“浮地”忆容器和忆感器的方法。文献[10-11]基于通用电路元器件中完成了一种磁控忆阻器的“浮地”设计,并分别实现了由“浮地”磁控忆阻器到忆容器和忆感器的转换。文献[12]的工作与文献[6]类似,其贡献在于采用第二代电流传输器实现了由“接地”忆阻器到“浮地”忆感器的转换。上述有关忆容器和忆感器的模拟器设计中均包含两部分内容,一是忆阻器的电路模拟器设计,二是转换电路的设计,因此电路实现较为繁琐。
文献[13]直接从忆容器的定义出发,建立了其数学模型,并设计了不包含忆阻器的忆容器的电路模拟器,从而为忆容器和忆感器的电路模拟器设计提供了新的思路,然而,其所设计的忆容器的电路模拟器依然受制于“接地”限制。本文根据忆感器的定义,建立了一种磁控忆感器的数学模型,并基于该模型,采用通用模拟电路元器件完成了其“浮地”电路模拟器的设计,最后基于Multisim和Matlab仿真软件研究了其基本电特性。
-
忆感器的磁通-电流( $\varphi \text{-}i$ )关系与其所经历的历史有关。文献[3]定义了两类忆感系统:电流控制型忆感系统和磁通控制型忆感系统。
一个n阶电流控制型忆感系统可表示为:
$$\left\{ \begin{align} & \varphi (t)={{L}_{M}}(x,i,t)i(t) \\ & \dot{x}=f(x,i,t) \\ \end{align} \right.$$ (1) 式中,φ(t)为忆感器在时刻t的磁通;i表示t时刻流经忆感器的电流;x是系统的状态变量;f(·)为n维连续的矢量函数;LM为忆感,其大小取决于系统的状态变量x。由此电流控制型忆感器可以表示为:
$$\varphi (t)={{L}_{M}}\left[ \int_{\text{ }{{t}_{0}}}^{\text{ }t}{i(\tau )\text{d}\tau } \right]i(t)$$ (2) 一个n阶磁通控制型忆感系统可表示为:
$$\left\{ \begin{align} & i(t)=L_{M}^{-1}(x,\varphi ,t)\varphi (t) \\ & \dot{x}=f(x,\varphi ,t) \\ \end{align} \right.$$ (3) 式中,LM-1为忆感值的倒数。磁通控制型忆感器(简称磁控忆感器)可以表示为:
$$i(t)=L_{M}^{-1}\left[ \int_{\text{ }{{t}_{0}}}^{\text{ }t}{\varphi (\tau )\text{d}\tau } \right]\varphi (t)$$ (4) -
根据磁控忆感器的定义,类似于忆阻器[2]和忆容器[13]的建模方法,本文提出了一种磁控忆感器数学模型:
$$\begin{align} & \frac{1}{{{L}_{M}}(t)}=\frac{1}{{{L}_{M}}_{_{\max }}}+x(t)\left( \frac{1}{{{L}_{{{M}_{\min }}}}}-\frac{1}{{{L}_{{{M}_{\max }}}}} \right) \\ & {{L}_{M}}\in \left( {{L}_{{{M}_{\min }}}},{{L}_{{{M}_{\max }}}} \right) \\ \end{align}$$ (5) 式中,LMmin和LMmax表示最小忆感值和最大忆感值,系统状态变量x(t)随磁通的变化率用窗函数window(x)描述,为:
$$\dot{x}=k\varphi (t)\text{window}(x)$$ (6) 式中,k为实常数。在记忆器件的建模中,常用的窗函数有矩形窗[3, 5]、Jogleke窗[14]和Biolek窗[15],为简化电路模拟器的设计,本文借鉴文献[13]的建模方法,取线性窗函数,即令window(x)=1,则有:
$$\dot{x}=k\varphi (t)$$ (7) 因此,系统的状态变量函数可表示为:
$$x(t)={{x}_{0}}+k\int_{\text{ }0}^{\text{ }t}{\varphi (\tau )}\text{d}\tau $$ (8) 式中,x0表示初始状态。对应忆感器的初始值LM0,将式(8)带入式(5)可得:
$$\frac{1}{{{L}_{M}}(t)}=\frac{1}{{{L}_{{{M}_{0}}}}}+k'\int_{\text{ }0}^{\text{ }t}{\varphi (\tau )\text{d}\tau }$$ (9) 其中, $k'\text{=}k\left( \frac{1}{{{L}_{{{M}_{\min }}}}}-\frac{1}{{{L}_{{{M}_{\max }}}}} \right)$ 。
将式(9)带入式(4)可得:
$$i(t)=\left( \frac{1}{{{L}_{{{M}_{0}}}}}+k'\int_{\text{ }0}^{\text{ }t}{\varphi (\tau )}\text{d}\tau \right)\varphi (t)$$ (10) 由以上推导可知,本文提出的磁控忆感电路模拟器的设计包括两部分工作:一是磁通积分电路的设计,实现式(8)也即式(7)的功能;二是由磁通控制LM-1的电路设计,实现式(10)的功能。主要涉及磁通φ(t)的产生(即电压积分),φ(t)的积分、放大以及φ(t)与其积分量之间的乘法运算等,上述运算关系可方便地采用通用运放、乘法器等模拟电子元器件实现。为使所设计的忆感模拟器可以方便地接入电路使用,需要考虑其二端口的“浮地”设计。具体实现电路如图 1所示,其中,U1、U2、U3、U4均为理想运放,A为二输入模拟乘法器,L为电流控制的电流源。
图 1中,忆感器的端口电压为u(t),端口电流为i(t)。在图示参考方向下, $u(t)={{u}_{1}}(t)-{{u}_{2}}(t)$ 。U1对忆感器的端口电压u1(t)和u2(t)进行差分运算,其输出电压 ${{u}_{3}}(t)={{u}_{2}}(t)-{{u}_{1}}(t)=-u(t)$ ;U2对u3(t)进行积分运算,形成磁通量φ(t), $\varphi (t)=-1/{{R}_{5}}{{C}_{1}}\int_{\text{ }0}^{\text{ }t}{{{u}_{3}}(\tau )d\tau }=1/{{R}_{5}}{{C}_{1}}\int_{\text{ }0}^{\text{ }t}{u(\tau )\text{d}\tau }$ ;U3对进行积分,形成系统的状态变量, $x(t)=-1/{{R}_{7}}{{C}_{2}}\int_{\text{ }0}^{\text{ }t}{\varphi (\tau )\text{d}\tau }$ ;A完成φ(t)与x(t)之间的乘法运算,其输出实现式(10)中的 $k'\int_{\text{ }0}^{\text{ }t}{\varphi (\tau )}\text{d}\tau \varphi (t)$ 运算;由于U4接成电压跟随器的形式,所以通过电阻R8的电流 ${{i}_{{{R}_{8}}}}(t)=(x(t)\varphi (t)-\varphi (t))/{{R}_{8}}$ ,此外,由于U4为理想运放,所以其输入端不取电流,因此iR8(t)实际上通过电流控制的电流源跟随忆感器的端口电流i(t),在图示电流源的方向下, $i(t)=-{{i}_{{{R}_{8}}}}(t)$ 。
由上述分析可得到本文所设计的磁控忆感器的电路模拟器实现可表示为:
$$\left\{ \begin{align} & i(t)=\frac{1}{{{R}_{8}}}(1-x(t))\varphi (t) \\ & \dot{x}=\frac{1}{{{R}_{7}}{{C}_{2}}}\varphi (t) \\ \end{align} \right.$$ (11) 比较式(11)与式(10)及式(7)可知,在图 1所示的电路参数下,磁控忆感器的LM0=1mH,k'=-1,k=1。
电路的“浮地”二端口设计主要是通过运放U1对忆感器的两个端口电压进行差分运算实现的,其中u2端口接受控电流源的参考支路,它可以“浮地”也可以“接地”。故图 1所示的磁控忆感器的电路模拟器可方便地任意接入电路使用。
-
不同于传统电感元件,忆感器的显著特点是电感值的受控性。以下采用Matalb和Multisim的混合仿真方法,在图 1所示电路参数设置下,端口施加不同的交变激励电压,研究本文所设计的磁控忆感器的基本电特性。
-
首先,基于Multisim仿真平台,在图 1所示电路的端口施加正弦激励电压 $u(t)=A\sin (2\text{ }\!\!\pi\!\!\text{ }ft)$ ,分别改变电压的幅度A和频率f,用示波器观察通过忆感器的磁通与电流之间的变化曲线。为了比较不同频率及不同幅度变化时忆感器的韦-安(磁通-电流)关系曲线的变化情况,将Multisim仿真平台下得到的数据导入Matlab仿真软件,可画出不同正弦电压信号激励下,本文所设计的磁控忆感拟器的韦-安变化关系如图 2所示。
由图 2可见,当对图 1所示的电路施加正弦交变电压时,其电流与磁通同时过零点,韦-安关系相图呈现磁滞环形。当固定激励信号的幅值时,随着频率的逐渐增大,磁滞环逐渐向内收缩,直至退化为直线,说明当激励信号频率很高时,忆感器将退化为线性电感,而失去其记忆性;当固定激励信号的频率时,不论幅值如何变化,均呈现磁滞回线特性。忆感器输入端口的韦-安关系曲线不仅与输入电压的频率有关,而且与输入电压的幅值有关。
接着在图 1所示电路的端口分别施加正弦波、方波和三角波电压信号,并取交变信号的幅值A=1.5V,频率f=500Hz,采用上述同样的Multisim和Matlab混合仿真方法,得到磁控忆感模拟器在不同交变信号激励下的韦-安关系如图 3所示。
由图 3可见,在不同的交变电压信号激励下,本文所设计的磁控忆感器的电流与磁通均同时过零点,韦-安关系相图均呈现自收缩磁滞回线特性,符合忆感器所应具有的基本特性[3, 16-17]。
-
分别在图 1所示电路的端口施加正弦波、方波和三角波电压信号,并取交变电压信号的幅值A=1.5V,频率 f=500 Hz,首先,基于Multisim仿真平台,用示波器观察不同交变电压信号激励下忆感器的伏-安关系曲线,之后将Multisim仿真平台下得到的数据导入Matlab仿真软件,比较得到本文所设计的磁控忆感模拟器的伏-安关系如图 4a所示,图 4b、图 4c、图 4d为在不同交变电压信号激励下,在Multisim平台下用示波器观察到的磁控忆感模拟器端口的电压和电流时域波形。
由图 4a可以看出,磁控忆感器呈现不同于与传统的线性电感的伏安特性曲线;由图 4b、图 4c、图 4d可以看出,在周期信号激励下,磁控忆感器端口的电压、电流时域关系也不同于传统的线性电感。
-
基于Matlab仿真平台,分别在图 1所示电路端口施加正弦波、方波和三角波电压信号,取交变信号的幅值A=1V,可画出本文所设计的磁控忆感器的忆感值随时间、频率变化的三维关系如图 5所示。
由图 5可以直观地看出,本文所实现的磁控忆感器是一种具有记忆特性的非线性电感。
下面以激励信号为正弦电压 $u(t)=A\sin (\omega t)$ 为例说明。在图 1所示电路参数下,由于忆感器的初始值为LM0=1mH,φ0=0wb,k'=-1,k=1,所以根据式(8)以及对图 1电路的推导可得:
$$x(t)=-\frac{A}{{{\omega }^{2}}}\sin (\omega t)$$ (12) 由式(12)可知,系统的状态变量x(t)的大小与ω的平方成反比,所以随着ω的增加,x(t)逐渐减小。进一步由式(9)可得:
$$\frac{1}{{{L}_{M}}(t)}=\frac{1}{{{L}_{{{M}_{0}}}}}-\frac{Ak'}{{{\omega }^{2}}}\sin (\omega t)$$ (13) 可见,本文所设计的磁控忆感器的忆感值LM(t)是频率的函数,随着ω的增大,1/LM(t)逐渐增大,即忆感值LM(t)的变化越来越平缓。
此外,从图 5所示的忆感值随时间的变化截面可以看出,本文所设计的磁控忆感器的忆感值随时间是连续性变化的,任一时刻的忆感值都与其上一时刻的忆感值相关,体现了忆感器的记忆特性。
Design and Characteristic Analysis for a Flux-Controlled Meminductor Emulator
-
摘要: 记忆器件的出现为电路设计提供了新的方法,由于目前尚无法获得实际的记忆器件,所以研究人员通常通过搭建电路模拟器的方法对其进行研究。本文直接从忆感器的定义出发,建立了一种磁控忆感器的数学模型,采用通用电路元器件设计了一种不包含忆阻器的磁控忆感“浮地”电路模拟器,并采用Matlab和Multisim混合仿真的方法,给出了在不同交变信号激励以及不同参数下磁控忆感电路模拟器的系统级仿真实验,结果表明:所设计的磁控忆感器具有磁通-电流之间的自收缩磁滞回线特性,是一种具有记忆特性的非线性电感,这与理论概念上的忆感器特性相吻合,从而为忆感器在电子学领域产生新的应用电路提供了器件模拟实体。Abstract: The emergence of mem-elements provides a new method for circuit design. In this paper, a mathematical model of a flux-controlled meminductor is proposed directly from the definition of meminductor, and a new floating meminductor emulator which does not contain any memristor is designed with common off-the-shelf components. Then the system-level circuit simulation experiments with different alternating signals and different parameters are presented based on Multisim and Matlab simulation platform. The results show that the current-flux characteristic of the designed flux-controlled meminductor is a frequency-dependent pinched loop, this means that the proposed device is a kind of nonlinear inductor with memory and accords with the concept of meminductor and therefore it provides a device simulation entity for producing new application circuits in the field of electronics.
-
Key words:
- emulator /
- floating /
- hysteretic loop /
- meminductor
-
[1] CHUA L O. Memristor-the missing circuit element[J]. IEEE Trans Circuit Theory, 1971, 18(5):507-519. doi: 10.1109/TCT.1971.1083337 [2] STRUKOV D B, SNIDER G S, STEWART D R, et al. The missing memristor found[J]. Nature, 2008, 453:80-83. doi: 10.1038/nature06932 [3] VENTRA D M, PERSHIN Y V, CHUA L O. Circuit elements with memory:memristors, memcapacitors, and meminductors[J]. Proceedings of the IEEE, 2009, 97(10):1717-1724. doi: 10.1109/JPROC.2009.2021077 [4] BIOLEK D, BIOLKOVÁ V, KOLKA Z. Mutators simulating memcapacitors and meminductors[C]//2010 IEEE Asia Pacific Conference on Circuits and Systems (APCCAS). Kuala Lumpur:IEEE, 2010. [5] PERSHIN Y V, VENTRA D M. Memristive circuits simulate memcapacitors and meminductors[J]. Electronics Letters, 2010, 46(7):517-518. doi: 10.1049/el.2010.2830 [6] 梁燕, 于东升, 陈昊. 基于模拟电路的新型忆感器等效模型[J]. 物理学报, 2013, 62(15):158501-1-158501-10. http://www.cnki.com.cn/Article/CJFDTOTAL-WLXB201315072.htm LIANG Yan, YU Dong-sheng, CHEN Hao. A novel meminductor emulator based on analog circuits[J]. Acta Phys Sin, 2013, 62(15):158501-1-158501-10. http://www.cnki.com.cn/Article/CJFDTOTAL-WLXB201315072.htm [7] 史致远, 王春丽, 包伯成, 等. 忆感等效电路的特性分析与实验验证[J]. 电子科技大学学报, 2014, 43(6):845-879. http://www.cnki.com.cn/Article/CJFDTOTAL-DKDX201406009.htm SHI Zhi-yuan, WANG Chun-li, BAO Bo-cheng, et al. Characteristic analysis and experimental verification for meminductor equivalent circuit[J]. Journal of University of Electronic Science and Technology of China, 2014, 43(6):845-879. http://www.cnki.com.cn/Article/CJFDTOTAL-DKDX201406009.htm [8] MUTHUSWAMY B. Implementing memristor based chaotic circuits[J]. International Journal of Bifurcation and Chaos, 2010, 20(5):1335-1350. doi: 10.1142/S0218127410026514 [9] PERSHIN Y V, VENTRA D M. Emulation of floating memcapacitors and meminductors using current conveyors[J]. Electronic Letters, 2011, 47(4):243-244. doi: 10.1049/el.2010.7328 [10] YU D S, LIANG Y, CHEN H, et al. Design of a practical memcapacitor emulator without grounded restriction[J]. IEEE Transactions on Circuits and Systems-Ⅱ, 2013, 60(4):207-211. http://cn.bing.com/academic/profile?id=2092056516&encoded=0&v=paper_preview&mkt=zh-cn [11] YU D S, CHEN H, IU H H C. A meminductive circuit based on floating memristive emulator[C]//2013 IEEE International Symposium on Circuits and Systems (ISCAS). Beijing, China:IEEE, 2013. [12] SAH M P, BUDHATHOKI R K, CHAN G Y, et al. A mutator-based meminductor emulator circuit[C]//2014 IEEE International Symposium on Circuits and Systems (ISCAS). Melbourne, Australia:IEEE, 2014. [13] FOUDA M E, RADWAN A G. Charge controlled memristor-less memcapacitor emulator[J]. Electronics Letters, 2012, 48(23):1454-1455. doi: 10.1049/el.2012.3151 [14] JOGLEKAR Y N, WOLF S J. The elusive memristor:properties of basic electrical circuits[J]. European Journal of Physics, 2009, 30(4):661-675. doi: 10.1088/0143-0807/30/4/001 [15] BIOLEK Z, BIOLEK D, BIOLKOVÁ V. SPICE model of memristor with nonlinear dopant drift[J]. Radioengineering, 2009, 18(2):210-214. [16] BIOLEK D, BIOLEK Z V, BIOLKOVÁ V. Pinched hysteretic loops of ideal memristors, memcapacitors and meminductors must be 'self-crossing'[J]. Electronics Letters, 2011, 47(25):1385-1387. doi: 10.1049/el.2011.2913 [17] PERSHIN Y V, VENTRA D M. Teaching memory circuit elements via experiment-based learning[J]. IEEE Circuits and Systems Magazine, 2012, 12(1):64-74. doi: 10.1109/MCAS.2011.2181096